2. Alat dan Bahan[back]
Gambar 1. IC 74LS138 |
Gambar 2. LED |
Gambar 3. Logicstate |
3. Dasar Teori[back]
Gambar 3. Rangkaian decoder untuk sinyal kontrol MEMR, MEMW, IOR dan IOW |
Adapun rangkaian untuk menghasilkan sinyal kontrol RD dan WR adalah seperti gambar 14. Rangkaian decoder ini berfungsi memisahkan sinyal RD dan WR untuk Memori yaitu MEMR dan MEMW serta untuk I-O yaitu IOR dan IOW. Dengan input IO/-M ke kaki C dari IC 74LS138 maka output-nya langsung menghasilkan sinyal kontrol RD dan WR terpisah untuk memori atau I-O.
L = Low Level
X = Don't Care
Note 1 : G2 = G2A + G2B
Prinsip kerja
Prinsip kerja dari rangkaian simulasi di atas adalah jika;
• C=0, B=0, A=0 maka output pada Y0 bernilai 0 dan selain itu bernilai 1
• C=0, B=0, A=1 maka output pada Y1 bernilai 0 dan selain itu bernilai 1
• C=0, B=1, A=0 maka output pada Y2 bernilai 0 dan selain itu bernilai 1
• C=0, B=1, A=1 maka output pada Y3 bernilai 0 dan selain itu bernilai 1
• C=1, B=0, A=0 maka output pada Y4 bernilai 0 dan selain itu bernilai 1
• C=1, B=0, A=1 maka output pada Y5 bernilai 0 dan selain itu bernilai 1
• C=1, B=1, A=0 maka output pada Y6 bernilai 0 dan selain itu bernilai 1
• C=1, B=1, A=1 maka output pada Y7 bernilai 0 dan selain itu bernilai 1
Kemudian jika kita mengabaikan nilai pada input enable (G1,G2A,G2B) dan select(C,B,A) ,maka output pada semua pin akan bernilai 1.
Note: 0 = LOW , 1 = HIGH
4. Percobaan[back]
Gambar 7. Rangkaian Sebelum di RUN |
Gambar 8. rangkaian setelah di RUN |
5. Video[back]
6. Link Download[back]
Video [Download]
Simulasi Proteus [Download]
HTML[Download]
Data Sheet [Download]
Tidak ada komentar:
Posting Komentar